Digital Back-End Engineer
마감기한
2025년 08월 03일
부문
R&D
직군
Digital
경력사항
신입
고용형태
정규직
근무지
본사경기도 성남시 분당구 성남대로331번길 8, 킨스타워 16층, 23층


[신입] 디지털 ​백엔드 ​엔지니어를 ​모집합니다.


📋담당업무

​ Auto Place & ​Route ​(PnR) 수행 ​및 최적화

  • 주요 툴 ​(ICC2, Innovus, ​ICV, ​Star RC) ​활용
  • Floorplan, ​Powerplan, ​CTS(Clock Tree Synthesis), ​Optimization, ​Routing 등

​ ​ ​ Physical ​Implementation 전반 ​수행

  • Timing/Noise ​Analysis, Logic ​Equivalency Check ​등 ​최종 Sign-off 검증
  • 초고속 ​디지털 로직을 ​위한 Block-level 및 Chip-level (MPW Testchip) Physical Implementation 최적화

Physical Verification (PV) 수행

  • 주요 툴 (Calibre PERC/DRC/ERC/LVS/DFMC) 활용
  • DRC, LVS, DFMC 등 Physical Verification 전반 수행

SI/PI/Reliability 분석 및 검증

  • 주요 툴 (Prime-Rail, RedHawk, Voltus) 활용
  • DVD (Dynamic Voltage Drop) 검증, Static IR Drop 검증, CPM (Chip Power Model) 생성
  • Signal 및 Power EM 검증

설계 결과 정리 및 문서화

설계 자동화 Methodology 개발 및 개선

  • Physical Implementation Methodology 개발 및 개선
  • Python, TCL (Tool Command Language)을 활용한 자동화 스크립트 제작


✅지원자격

  • 전기/전자공학 또는 반도체 관련 학과 학사 이상 기졸업자 (교육 이수자도 가능, 석/박사 우대)
  • 리눅스 환경 및 관련 프로그램 사용 가능자


⭐우대사항

  • EDA Tool (ICC2, Innovus, Calibre, Virtuoso) 사용 경험이 있으신 분
  • PnR (Place & Route) Flow 각 단계의 개념에 대한 이해도가 높으신 분
  • Python, TCL (Tool Command Language) 활용 경험이 있으신 분
  • 영어로 이메일 및 구두 의사소통 가능하신 분


🚀채용절차

서류 전형 → 온라인 인적성 검사 → 직무역량 테스트 → 대면 면접 → 최종 합격

(전형 일정 및 결과는 지원 시 작성하신 이메일로 개별 안내 드립니다.)


⚠️유의사항

전형절차는 진행상황에 따라 변동(추가/생략)될 수 있습니다.

※ 보훈대상자 및 장애인 등 취업보호대상자는 관계법령에 따라 우대합니다.

※ 지원서 내용 중 허위 사실이 있는 경우에는 합격이 취소될 수 있습니다. 

채용 및 업무 수행과 관련하여 요구되는 법령 상 자격이 갖추어지지 않은 경우 채용이 제한될 수 있습니다.

공유하기
Digital Back-End Engineer


[신입] 디지털 ​백엔드 ​엔지니어를 ​모집합니다.


📋담당업무

​ Auto Place & ​Route ​(PnR) 수행 ​및 최적화

  • 주요 툴 ​(ICC2, Innovus, ​ICV, ​Star RC) ​활용
  • Floorplan, ​Powerplan, ​CTS(Clock Tree Synthesis), ​Optimization, ​Routing 등

​ ​ ​ Physical ​Implementation 전반 ​수행

  • Timing/Noise ​Analysis, Logic ​Equivalency Check ​등 ​최종 Sign-off 검증
  • 초고속 ​디지털 로직을 ​위한 Block-level 및 Chip-level (MPW Testchip) Physical Implementation 최적화

Physical Verification (PV) 수행

  • 주요 툴 (Calibre PERC/DRC/ERC/LVS/DFMC) 활용
  • DRC, LVS, DFMC 등 Physical Verification 전반 수행

SI/PI/Reliability 분석 및 검증

  • 주요 툴 (Prime-Rail, RedHawk, Voltus) 활용
  • DVD (Dynamic Voltage Drop) 검증, Static IR Drop 검증, CPM (Chip Power Model) 생성
  • Signal 및 Power EM 검증

설계 결과 정리 및 문서화

설계 자동화 Methodology 개발 및 개선

  • Physical Implementation Methodology 개발 및 개선
  • Python, TCL (Tool Command Language)을 활용한 자동화 스크립트 제작


✅지원자격

  • 전기/전자공학 또는 반도체 관련 학과 학사 이상 기졸업자 (교육 이수자도 가능, 석/박사 우대)
  • 리눅스 환경 및 관련 프로그램 사용 가능자


⭐우대사항

  • EDA Tool (ICC2, Innovus, Calibre, Virtuoso) 사용 경험이 있으신 분
  • PnR (Place & Route) Flow 각 단계의 개념에 대한 이해도가 높으신 분
  • Python, TCL (Tool Command Language) 활용 경험이 있으신 분
  • 영어로 이메일 및 구두 의사소통 가능하신 분


🚀채용절차

서류 전형 → 온라인 인적성 검사 → 직무역량 테스트 → 대면 면접 → 최종 합격

(전형 일정 및 결과는 지원 시 작성하신 이메일로 개별 안내 드립니다.)


⚠️유의사항

전형절차는 진행상황에 따라 변동(추가/생략)될 수 있습니다.

※ 보훈대상자 및 장애인 등 취업보호대상자는 관계법령에 따라 우대합니다.

※ 지원서 내용 중 허위 사실이 있는 경우에는 합격이 취소될 수 있습니다. 

채용 및 업무 수행과 관련하여 요구되는 법령 상 자격이 갖추어지지 않은 경우 채용이 제한될 수 있습니다.